Please use this identifier to cite or link to this item: http://repositorio.unicamp.br/jspui/handle/REPOSIP/260420
Type: TESE
Degree Level: Doutorado
Title: Blocos CMOS de alta performance para aplicações em VLSI
Author: Caldeira, Laercio
Advisor: Dias, José Antonio Siqueira, 1954-
Abstract: Resumo: Este trabalho integra o projeto de três blocos CMOS digitais de alta performance idealizados para incorporarem CIs VLSI, onde se buscou o melhor compromisso área/velocidade. Um dos blocos, o do Conversor A/D de 8 Bits, desenvolvido em arquitetura "flash" modificada, permite taxas de conversão superiores a 1 MHz adequando-o à grande maioria dos sistemas digitais. Os demais blocos, os Multiplicadores Paralelo e Série, foram desenvolvidos com base no Algoritmo de Booth e, portanto, exibem excelente desempenho trabalhando com palavras de até 64 bits. Projetou-se um Multiplicador Paralelo de 4 Bits operando com taxas de até 35 MHz e um Multiplicador Série de 8 Bits operando até 2,6 MHz

Abstract: This work compiles the design of three high performance CMOSdigital circuits blocks where the best area/speed relationship was required. Those circuits are intended to be implemented in VISI circuits. One of the blocks, the 8 bits A/D Converter, was implemented using a modified flash architecture, which allows conversion ratio above 1 MHz, suitable to the most of the digital systems. The other blocks, a parallel and a Serial Multipliers were developed based on the Booth Algorithm, wich has higher performance with words up to 64 bits. The 4 bits parallel multiplier designed works up to 35 MHz and the 8 bits serial multiplier works up to 2,6 MHz
Subject: Circuitos integrados - Integração em escala muito ampla
Language: Português
Editor: [s.n.]
Date Issue: 1993
Appears in Collections:FEEC - Tese e Dissertação

Files in This Item:
File SizeFormat 
Caldeira_Laercio_D.pdf9.86 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.