Please use this identifier to cite or link to this item: http://repositorio.unicamp.br/jspui/handle/REPOSIP/259233
Type: TESE
Title: Projeto de dispositivo supressor de surto de tensão
Title Alternative: Design of voltage surge protective device
Author: Orio, Roberto Lacerda de, 1981-
Advisor: Swart, Jacobus Willibrordus, 1950-
Abstract: Resumo: Este trabalho tem como objetivo o projeto de um dispositivo supressor de surto de tensão para aplicação na proteção de equipamentos de telecomunicações. O projeto foi realizado com a utilização de programas de simulação. Os diversos parâmetros físicos, como dopagens e dimensões, assim como estruturas com e sem emitter-shorts foram estudadas para o entendimento da sua influência na operação do dispositivo supressor e estabelecer em que condições o seu melhor desempenho é obtido. Com base nos resultados adquiridos foi desenvolvido um processo de fabricação suficientemente simples para se aplicar em linha de produção. O dispositivo final proposto apresentou uma tensão de breakover de 250 V quando submetido a um pulso de corrente de 100 Alcm2. Após o chaveamento, a distribuição mais uniforme da densidade de corrente foi observada para uma estrutura com emitter-shorts não-centralizados em relação à área dos emissores do dispositivo

Abstract: This work intends to design a voltage surge suppressor device for telecommunications equipments. The project was conducted with the help of simulation tools. The physical parameters like dopings and dimensions, as well as structures with and without emitter­ shorts were studied in order to understand their influence on the device behavior and to establish in which conditions its best performance is obtained. Based on these simulation results, a simple fabrication process for line production was developed. The final device presented a breakover voltage of 250 V when a current pulse of 100 Alcm2 was applied. After the device turn-on the most uniform distribution of current density was observed for a structure with emitter-shorts non-centralized on the emitter device area
Subject: Sobretensão
Semicondutores
Simulação (Computadores)
Tiristores
Language: Português
Editor: [s.n.]
Date Issue: 2006
Appears in Collections:FEEC - Tese e Dissertação

Files in This Item:
File SizeFormat 
Orio_RobertoLacerdade_M.pdf1.27 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.