Please use this identifier to cite or link to this item: http://repositorio.unicamp.br/jspui/handle/REPOSIP/258803
Type: TESE
Title: Desenvolvimento de um circuito integrado para testabilidade de placas
Author: Oliveira, Arthur Henrique Cesar de
Advisor: Mammana, Carlos Ignacio Zamitti, 1941-
Mammana, Carlos I. Z.
Abstract: Resumo: Este trabalho de Mestrado em Engenharia Elétrica, trata do desenvolvimento de um circuito integrado modular para ser aplicado no projeto para testabilidade de placas eletrônicas digitais. E um CI programável que visa facilitar a implementação de Scan-Test e Self-Test nas placas. Os capítulos 1, 2 e 3 servem de subsídio para o trabalho, conceituando o problema-teste de circuitos 1ógicos, geração de vetores de teste e projeto para testabilidade. No capítulo 4 é apresentado o projeto do Circuito para Teste Integrado de Placas (CTIP), partindo da especificação, simulação, lay-out, até os testes de validação. No capítulo 5 apresentam-se as conclusões e um exemplo de aplicação do CTIP

Abstract: The subject of this Master in Electrical Engineering Thesis is the design of a modular integrated circuit to be used in board design for testability. This IC is programmable and aims to easy implementing PCBoard Scan and Self-Test. Chapters 1, 2 and 3 are subsides for the others, defining the logic circuits testing-problem, test vector generation and design for estability. Chapter 4 presents the design of the Board Testing IC CCTIP), from specification, through simulation, lay-out and testing. Chapter 5 presents conclusions and an application example
Subject: Circuitos integrados
Circuitos lógicos
Sistemas eletrônicos
Testes elétricos
Language: Português
Editor: [s.n.]
Date Issue: 1990
Appears in Collections:FEEC - Dissertação e Tese

Files in This Item:
File SizeFormat 
Oliveira_ArthurHenriqueCesarde_M.pdf6.86 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.